自定制浮点FFTIFFT处理器的FPGA实现研究
上传时间: 2016-05-30
上传用户:妄想演绎师
打印解析处理函数, 含有浮点数处理, 无需浮点协处理器
上传时间: 2013-12-26
上传用户:zhanditian
在很多高精度计算场合需要采用浮点运算。过去用门电路进行各种运算通常为定点运算,但其计算精度有限。随着现场可编程门阵(FPGA)的迅速发展,可以采用FPGA实现浮点运算。 本文首先介绍定点数和浮点数的格式,完成基于FPGA的几种常用浮点运算器的VHDL设计,包括浮点数与定点数之间的相互转换,浮点加法器、减法器、乘法器以及除法器。在这些浮点运算单元电路中采用多级流水线技术,并在某些方面优化算法,提高了运算器的性能。在此基础上讨论浮点运算器的应用,通过调用自主开发的浮点乘、加模块设计浮点FIR滤波器,并将其应用于正交中频采样,结果表明浮点运算的正交中频采样可以得到更高的镜频抑制比。最后应用浮点运算模块设计浮点FFT处理器,在FPGA中实现高精度的FFT处理。
上传时间: 2013-05-20
上传用户:hechao3225
浮点FFI,的VHDL实现及HDL功能测试方法的研究 附录B加法处理器测试平台代码 附录CFFT处理器的测试平台代码
上传时间: 2013-12-23
上传用户:王楚楚
BIOS 的开发步骤 DSP TMS320F2812用定点DSP处理器实现浮点DSP仿真
上传时间: 2015-04-17
上传用户:zhengzg
考察例1 4 - 8中的1 4个点。A中的最近点对为(b,h),其距离约为0 . 3 1 6。B中最近点对为 (f, j),其距离为0 . 3,因此= 0 . 3。当考察 是否存在第三类点时,除d, g, i, l, m 以外 的点均被淘汰,因为它们距分割线x= 1的 距离≥ 。RA ={d, i, m},RB= {g, l},由 于d 和m 的比较区中没有点,只需考察i 即可。i 的比较区中仅含点l。计算i 和l 的距离,发现它小于,因此(i, l) 是最近
标签:
上传时间: 2013-12-03
上传用户:66666
功能:浮点倒数函数 入口条件:操作数在[R0]中。 出口信息:OV=0时,结果仍在[R0]中,OV=1时,溢出。 影响资源:PSW、A、B、R2~R7、位PFA、PFB 堆栈需求: 5字节
上传时间: 2016-02-09
上传用户:风之骄子
使用VHDL语言描述的单精度浮点处理器。源代码来自国外网站。可实现单精度浮点数的加减乘运算。
上传时间: 2016-05-04
上传用户:xg262122
TMS320F28335浮点处理器AD转换。附有说明文档和源代码。
上传时间: 2016-10-23
上传用户:yph853211
TMS320f28335浮点处理器PWM的应用。用说明文档和源代码
上传时间: 2013-12-26
上传用户:Breathe0125